首页下载资源硬件开发实验二 运算器设计(源码)

ZIP实验二 运算器设计(源码)

qq_2696772111.95KB需要积分:1

资源文件列表:

实验二 运算器设计.zip 大约有3个文件
  1. 四位并行加法器.circ 20.34KB
  2. 实验2.circ 76.57KB
  3. 四位串行加法器.circ 9.75KB

资源介绍:

请配合本人文章:实验二 运算器设计使用,该源码为Logisim所编写,可以直接导入使用。 其中共包含八个电路logisim源码,可以直接运行,代码为本人编写: 四位串行加法器(电路) 四位并行加法器(电路) 四位二进制运算器(电路) 八位串行加法器(电路) 集线四位二进制运算器(电路) 集线器八位串行加法器(电路) 集线器四位加法器带辅助函数(电路) 集线器八位并行加法器(电路) 以下是源码实验内容: 1.请按照给定的电路图在logisim下实现4位2进制全加器仿真电路,并进行功能验证。 2.请在完成第一步的基础上,构建包括溢出、符号、归零、进位等检测功能的四位二进制运算器,具体功能如下示意图所示,请完成Logisim仿真电路搭建及功能验证。 3.利用两个四位二进制运算器,分别实现八位串行加法器、八位并行加法器。 4.用自己学号最后两位数字转化为二进制作为输入,测试两个八位加法器功能。记录各输出端结果。 适合人群:具备一定数字逻辑技术。具备一定的计算机编程基础能力,懂数字电路,可以看懂电路图。 阅读建议:此资源适合在学习的过程要结合这些内容一起来实践,并调试对应的代码。
100+评论
captcha