首页下载资源操作系统Linux学习笔记13-GPIO 中断实验例程

ZIPLinux学习笔记13-GPIO 中断实验例程

H2z1220355.63KB需要积分:1

资源文件列表:

09_int.zip 大约有55个文件
  1. 09_int/
  2. 09_int/Makefile 1.38KB
  3. 09_int/bsp/
  4. 09_int/bsp/beep/
  5. 09_int/bsp/beep/bsp_beep.c 1.09KB
  6. 09_int/bsp/beep/bsp_beep.h 143B
  7. 09_int/bsp/clk/
  8. 09_int/bsp/clk/bsp_clk.c 4.16KB
  9. 09_int/bsp/clk/bsp_clk.h 139B
  10. 09_int/bsp/delay/
  11. 09_int/bsp/delay/bsp_delay.c 458B
  12. 09_int/bsp/delay/bsp_delay.h 131B
  13. 09_int/bsp/exit/
  14. 09_int/bsp/exit/bsp_exit.c 1.49KB
  15. 09_int/bsp/exit/bsp_exit.h 199B
  16. 09_int/bsp/gpio/
  17. 09_int/bsp/gpio/bsp_gpio.c 3.38KB
  18. 09_int/bsp/gpio/bsp_gpio.h 1.46KB
  19. 09_int/bsp/int/
  20. 09_int/bsp/int/bsp_int.c 2.32KB
  21. 09_int/bsp/int/bsp_int.h 676B
  22. 09_int/bsp/key/
  23. 09_int/bsp/key/bsp_key.c 1.33KB
  24. 09_int/bsp/key/bsp_key.h 230B
  25. 09_int/bsp/led/
  26. 09_int/bsp/led/bsp_led.c 1.13KB
  27. 09_int/bsp/led/bsp_led.h 163B
  28. 09_int/imx6ul/
  29. 09_int/imx6ul/MCIMX6Y2.h 3.29MB
  30. 09_int/imx6ul/cc.h 771B
  31. 09_int/imx6ul/core_ca7.h 32.71KB
  32. 09_int/imx6ul/fsl_common.h 7.52KB
  33. 09_int/imx6ul/fsl_iomuxc.h 113.8KB
  34. 09_int/imx6ul/imx6ul.h 155B
  35. 09_int/imx6ul.lds 240B
  36. 09_int/imxdownload2 16.99KB
  37. 09_int/int.bin 1.67KB
  38. 09_int/int.dis 26.32KB
  39. 09_int/int.elf 68.25KB
  40. 09_int/load.img 5.67KB
  41. 09_int/load.imx 4.67KB
  42. 09_int/obj/
  43. 09_int/obj/bsp_beep.o 936B
  44. 09_int/obj/bsp_clk.o 1.04KB
  45. 09_int/obj/bsp_delay.o 904B
  46. 09_int/obj/bsp_exit.o 1.42KB
  47. 09_int/obj/bsp_gpio.o 1.39KB
  48. 09_int/obj/bsp_int.o 1.43KB
  49. 09_int/obj/bsp_key.o 1.2KB
  50. 09_int/obj/bsp_led.o 932B
  51. 09_int/obj/main.o 1.26KB
  52. 09_int/obj/start.o 1.32KB
  53. 09_int/project/
  54. 09_int/project/main.c 715B
  55. 09_int/project/start.S 5.24KB

资源介绍:

Linux学习笔记13---GPIO 中断实验例程
#include "bsp_clk.h" /* * @description : 使能I.MX6U所有外设时钟 * @param : 无 * @return : 无 */ void clk_enable(void) { CCM->CCGR0 = 0XFFFFFFFF; CCM->CCGR1 = 0XFFFFFFFF; CCM->CCGR2 = 0XFFFFFFFF; CCM->CCGR3 = 0XFFFFFFFF; CCM->CCGR4 = 0XFFFFFFFF; CCM->CCGR5 = 0XFFFFFFFF; CCM->CCGR6 = 0XFFFFFFFF; } /* * @description : 初始化系统时钟,设置系统时钟为792Mhz,并且设置PLL2和PLL3各个 PFD时钟,所有的时钟频率均按照I.MX6U官方手册推荐的值. * @param : 无 * @return : 无 */ void imx6u_clkinit(void) { unsigned int reg = 0; /* 1、设置ARM内核时钟为792MHz */ /* 1.1、判断当前ARM内核是使用的那个时钟源启动的,正常情况下ARM内核是由pll1_sw_clk驱动的,而 * pll1_sw_clk有两个来源:pll1_main_clk和tep_clk。 * 如果我们要让ARM内核跑到792M的话那必须选择pll1_main_clk作为pll1的时钟源。 * 如果我们要修改pll1_main_clk时钟的话就必须先将pll1_sw_clk从pll1_main_clk切换到step_clk, * 当修改完pll1_main_clk以后在将pll1_sw_clk切换回pll1_main_clk。而step_clk的时钟源可以选择 * 板子上的24MHz晶振。 */ if((((CCM->CCSR) >> 2) & 0x1 ) == 0) /* 当前pll1_sw_clk使用的pll1_main_clk*/ { CCM->CCSR &= ~(1 << 8); /* 配置step_clk时钟源为24MH OSC */ CCM->CCSR |= (1 << 2); /* 配置pll1_sw_clk时钟源为step_clk */ } /* 1.2、设置pll1_main_clk为792MHz * 因为pll1_sw_clk进ARM内核的时候会被二分频! * 配置CCM_ANLOG->PLL_ARM寄存器 * bit13: 1 使能时钟输出 * bit[6:0]: 66, 由公式:Fout = Fin * div_select / 2.0,792=24*div_select/2.0, * 得出:div_select= 66 */ CCM_ANALOG->PLL_ARM = (1 << 13) | ((66 << 0) & 0X7F); /* 配置pll1_main_clk=792MHz */ CCM->CCSR &= ~(1 << 2); /* 将pll_sw_clk时钟重新切换回pll1_main_clk */ CCM->CACRR = 0; /* ARM内核时钟为pll1_sw_clk/1=792/1=792Mhz */ /* 2、设置PLL2(SYS PLL)各个PFD */ reg = CCM_ANALOG->PFD_528; reg &= ~(0X3F3F3F3F); /* 清除原来的设置 */ reg |= 32<<24; /* PLL2_PFD3=528*18/32=297Mhz */ reg |= 24<<16; /* PLL2_PFD2=528*18/24=396Mhz(DDR使用的时钟,最大400Mhz) */ reg |= 16<<8; /* PLL2_PFD1=528*18/16=594Mhz */ reg |= 27<<0; /* PLL2_PFD0=528*18/27=352Mhz */ CCM_ANALOG->PFD_528=reg; /* 设置PLL2_PFD0~3 */ /* 3、设置PLL3(USB1)各个PFD */ reg = 0; /* 清零 */ reg = CCM_ANALOG->PFD_480; reg &= ~(0X3F3F3F3F); /* 清除原来的设置 */ reg |= 19<<24; /* PLL3_PFD3=480*18/19=454.74Mhz */ reg |= 17<<16; /* PLL3_PFD2=480*18/17=508.24Mhz */ reg |= 16<<8; /* PLL3_PFD1=480*18/16=540Mhz */ reg |= 12<<0; /* PLL3_PFD0=480*18/12=720Mhz */ CCM_ANALOG->PFD_480=reg; /* 设置PLL3_PFD0~3 */ /* 4、设置AHB时钟 最小6Mhz, 最大132Mhz (boot rom自动设置好了可以不用设置)*/ CCM->CBCMR &= ~(3 << 18); /* 清除设置*/ CCM->CBCMR |= (1 << 18); /* pre_periph_clk=PLL2_PFD2=396MHz */ CCM->CBCDR &= ~(1 << 25); /* periph_clk=pre_periph_clk=396MHz */ while(CCM->CDHIPR & (1 << 5));/* 等待握手完成 */ /* 修改AHB_PODF位的时候需要先禁止AHB_CLK_ROOT的输出,但是 * 我没有找到关闭AHB_CLK_ROOT输出的的寄存器,所以就没法设置。 * 下面设置AHB_PODF的代码仅供学习参考不能直接拿来使用!! * 内部boot rom将AHB_PODF设置为了3分频,即使我们不设置AHB_PODF, * AHB_ROOT_CLK也依旧等于396/3=132Mhz。 */ #if 0 /* 要先关闭AHB_ROOT_CLK输出,否则时钟设置会出错 */ CCM->CBCDR &= ~(7 << 10); /* CBCDR的AHB_PODF清零 */ CCM->CBCDR |= 2 << 10; /* AHB_PODF 3分频,AHB_CLK_ROOT=132MHz */ while(CCM->CDHIPR & (1 << 1));/ * 等待握手完成 */ #endif /* 5、设置IPG_CLK_ROOT最小3Mhz,最大66Mhz (boot rom自动设置好了可以不用设置)*/ CCM->CBCDR &= ~(3 << 8); /* CBCDR的IPG_PODF清零 */ CCM->CBCDR |= 1 << 8; /* IPG_PODF 2分频,IPG_CLK_ROOT=66MHz */ /* 6、设置PERCLK_CLK_ROOT时钟 */ CCM->CSCMR1 &= ~(1 << 6); /* PERCLK_CLK_ROOT时钟源为IPG */ CCM->CSCMR1 &= ~(7 << 0); /* PERCLK_PODF位清零,即1分频 */ }
100+评论
captcha